工作内容:
1. 负责ADC/DSP系统架构中数字信号处理算法的设计与仿真;
2. 参与SerDes通信系统中的DSP方案制定、开发和验证工作;
3. 与数字、模拟团队开发系统解决方案;
4. 创建能RTL实现的 DSP/FEC;
5. 对实验室提供回片测试计划;
6. 开发收发器数模电路建模;
技能和经验:
1. 硕士/博士研究生学历,具有3年以上DSP算法经验;
2. 具有PAM4 架构和算法开发经验,熟悉IEEE/OIF/PCIe标准优先;
3. 具备较强通信系统理论能力;
4. 具备Matlab/C系统建模经验;
5. 具备高速 DSP 经验,尤其是 FFE/DFE/MLSE、时钟和数据恢复 (CDR) 或 FEC经验;
6. 有光学经验、高速/时间交错ADC和相关校准算法经验者优先;
7. 具有团队合作精神,愿意承担各种项目,良好的倾听和自我驱动能力;
8. 能使用英语作为工作语言。