芯片架构师(微处理器/NPU)

职位概述​

我们正在积极招募一位资深处理器架构师,专注于面向特定领域(如 AI、通信处理、网络处理等)的定制化处理器架构设计工作。您将全程主导从需求分析到微架构实现的完整流程,致力于设计高性能、高能效的领域专用计算解决方案,推动硬件与算法的协同创新发展。​

核心职责​

1. DSA 架构定义与探索​

深入分析目标领域(如 5G 基带,AI 推理、网络处理等)的计算特征,精准定义处理器架构需求,包括指令集、内存层次、并行计算单元等关键要素。​

负责设计领域专用指令集扩展(ISA Extension)或者异构计算单元(如 VLIW / 向量处理器) 。​

2. 性能与能效优化​

运用 Gem5/LLVM 等工具构建仿真模型,对架构性能进行科学评估,持续优化数据流、流水线设计及内存带宽利用率。​

3. RTL 实现与验证协作​

主导或指导 RTL 团队完成关键模块(如专用加速器、NoC 互联)的实现工作,严格确保设计满足时序和面积约束条件。​

协同验证团队制定全面的验证策略,覆盖领域典型工作负载(如 CNN 模型或者数字信号处理流水线)。​

4. 跨领域协同​

与算法团队紧密合作,将领域算法(如 CNN/Transformer、FFT/LDPC 编解码)高效映射至硬件架构。​

支持编译器团队开展领域专用优化工作,包括自动向量化、指令调度等。​

任职要求​

必需条件​

1.学历要求:博士 / 硕士学历,计算机架构、电子工程、微电子等相关专业。​经验要求:具备 5 年以上处理器设计经验。​

2.专业知识:深入理解 DSA 设计方法论,熟悉 Google TPU、NVIDIA Tensor Core、Intel AVX 等典型案例;精通计算机体系结构,包括多核 / 众核、SIMD/VLIW、内存一致性模型等。​

3.技能要求:熟练使用 C/C++/Python 进行架构建模,掌握Verilog/SystemVerilog 或者 Chisel;熟悉 EDA 工具链(VCS/DC/Formality)及性能分析工具(Perf/VTune)。​

4.优先条件​

①具有 AI 加速器(NPU/TPU)、RISC-V 处理器或 DSP 芯片设计经验。​

参与过 RISC-V DSA 扩展(如 HPC/Vector/AI 扩展)或开源 DSA 项目(如 OpenTitan)。​

②使用过 synopsys ASIP 设计工具,熟悉使用 nML 进行架构定义。​

熟悉领域专用语言(DSL)如 MLIR。​

公司地点:上海徐汇区上海科技大学岳阳路校区8号楼5层

公司简介:

白盒子(上海)微电子科技有限公司是在地方政府的大力支持下,由通信行业资深人士领军组建的高端芯片领域的平台公司。公司专注于5G SoC芯片的设计,以及系统解决方案的开发和应用。总部位于上海,已在西安、成都建立研发中心。

职位发布者:孙经理

白盒子(上海)微电子科技有限公司

融资阶段:

公司规模:20~99人

相似职位: